PCI-SIG公布PCIe 7.0规范的0.5版本 向成员提供完整草案
https://www.expreview.com/93095.html在2022年PCI-SIG开发者大会上,PCI-SIG庆祝其成立三十周年,并宣布了下一代的PCIe 7.0规范,计划在2025年向其成员发布。近日PCI-SIG宣布,推出PCIe 7.0规范的0.5版本,可供成员审查。这是PCIe 7.0规范的正式初稿,纳入了2023年6月发布0.3版本后从成员那里收到的所有反馈。
相比于PCIe 6.0规范,PCIe 7.0规范的数据传输速率将再次倍增,达到128 GT/s,大幅度高于PCIe 6.0的64 GT/s和PCIe 5.0的32 GT/s。一个PCIe 7.0 x16通道可以支持512 GB/s,使用了四级脉冲幅度调制(PAM4)信令和1b/1b flit模式编码和前向纠错(FEC),这些都延用了之前PCIe 6.0规范的功能。
此外,PCIe 7.0规范还重点关注了注重通道参数和覆盖范围、继续实现低延迟和高可靠性目标、提高电源效率、并保持与所有前几代PCIe技术的向后兼容性。PCI-SIG希望,PCIe 7.0规范可以成为800G以太网、人工智能/机器学习、超大规模数据中心、HPC、量子计算和云等数据密集型市场的可扩展互连解决方案。
就像PCI-SIG设计的其他规范一样,每个PCI Express规范都会有五个主要的节点。
0.3版本:概念。该草案描述了需要实现的目标和实现这些目标的方法。
0.5版本:第一稿。这个版本必须完全解决0.3草案中设定的目标,它还包括所有的架构方面和要求。此外,它还包含了来自各相关方的反馈意见,此时PCI-SIG的成员可以将功能添加到正在制定的规范中。
0.7版本:完整草案。这个版本必须有一套完整的功能需求和方法定义,因为在这个版本之后不能再增加新的功能了。此外,电气规范必须已经使用测试芯片进行了验证。在这一点上,PCI-SIG成员可以提出新接口的不同实现。
0.9版本:最终草案。此时,PCI-SIG成员正在对技术进行内部审查,以确保其知识产权和专利。同时,不允许进行任何功能上的修改。
1.0版本:最终版本。从这个版本开始,所有的更改和增强都必须通过正式的勘误表文档和工程变更通知(ECN)。
据了解,PCIe 7.0规范需要更短的PCIe走线,这使得根设备和端点设备之间的距离进一步缩短。目前要实现PCIe 5.0的设计,需要更厚的PCB和更高质量的用料,也就是说成本提高了,暂时还不清楚PCIe 7.0对于这方面的考虑。
反正就是随着更新迭代,主板越来越贵= = 不敢想象PCIE以后会多热,是不是8.0之后要开始辅助散热了 阿格纳斯 发表于 2024-4-4 23:28
反正就是随着更新迭代,主板越来越贵= =
需求降低了,维持利润,必然大幅涨价。
也就只有将来我们攻破半导体技术难关才能解决这个问题,毕竟凡是中国人普遍掌握的技术的行业,价格都被打得稀烂。。 [傻笑]民用平台暂时不会用这么贵的技术吧,
让商用平台先尝尝 现在pcie似乎有些尴尬了
作为民用领域的全局总线,速度已经完全够用
pcie gen4 x1,对于大多数外围设备都已经是带宽溢出了
pcie gen4 x4,对于SSD这种也已经足够了
pcie gen4 x16,甚至x8,对于4090这种也是足够了
然后,在高性能领域,又干不过专用的互联。但为了未来CXL的大饼,还是要努力拱带宽。不知道要付出多大的代价,主板复杂程度和成本还有功耗。 阿格纳斯 发表于 2024-4-4 23:28
反正就是随着更新迭代,主板越来越贵= =
这些根本不是为了个人PC领域的场景而准备的, 别太担心;
PCIE的标准是Intel主导的,如此高频率的提高标准(在PCIE 6.0还未普及,积极的推进PCIE 7.0), 目的主要是了推进高性能AI芯片的互联,对抗NV已有的NVLINK连接。 实话实说,只要能把板子成本降低,PCIE 3.0又不是不能用! 我只关注需要几个风扇。。。。 以后会不会有很多8X显卡
页:
[1]