找回密码
 加入我们
搜索
      
查看: 8730|回复: 22

[CPU] ZEN4 RPH 内存同步和FCLK频率比率

[复制链接]
发表于 2022-9-1 16:50 来自手机 | 显示全部楼层 |阅读模式
来源:剧毒术士马文微博
8F8157A7-F1C2-4AA4-A6CF-CB1A11256F10.jpeg
发表于 2022-9-1 16:50 来自手机 | 显示全部楼层
听说6000是甜点频率?
发表于 2022-9-1 16:51 | 显示全部楼层
所以那个FCLK3000的帖子是不是可以坚定为假了
发表于 2022-9-1 16:53 | 显示全部楼层
那这一代看起来干上7200有点难
 楼主| 发表于 2022-9-1 16:53 来自手机 | 显示全部楼层
iris_ 发表于 2022-9-1 16:51
所以那个FCLK3000的帖子是不是可以坚定为假了

应该是看到内存6000的基本盘就按上代的经验推导出来fclk是3000了
发表于 2022-9-1 16:56 | 显示全部楼层
iris_ 发表于 2022-9-1 16:51
所以那个FCLK3000的帖子是不是可以坚定为假了

48ns延迟是谁说的来着
发表于 2022-9-1 17:00 | 显示全部楼层
可以啊,这算是G1?双槽板子,估计能稳8000了
发表于 2022-9-1 17:11 | 显示全部楼层
UCLK居然没和MCLK跑1:2?
发表于 2022-9-1 17:22 来自手机 | 显示全部楼层
lh4357 发表于 2022-9-1 17:11
UCLK居然没和MCLK跑1:2?

说明G1G2都是Intel自己弄出来的东西,和D5没啥关系
发表于 2022-9-1 17:24 | 显示全部楼层
相思风雨中 发表于 2022-9-1 17:22
说明G1G2都是Intel自己弄出来的东西,和D5没啥关系

QQ图片20220829204426.gif 那么现在的悬念就只有ZEN4的IMC在1:1模式下能跑多少了。
发表于 2022-9-1 17:29 | 显示全部楼层
相当于UCLK大致等于之前的FCLK了,能这么理解吗
发表于 2022-9-1 17:41 | 显示全部楼层
越搞越复杂了啊
发表于 2022-9-1 17:42 | 显示全部楼层
看起来5600-6000很合适
2CCX的5600估计差不多了
1CCX的冲6000
发表于 2022-9-1 17:51 | 显示全部楼层
牙膏IMC优势被反超?再加上3D v-cache,苏妈游戏赢麻了
发表于 2022-9-1 19:06 来自手机 | 显示全部楼层
本帖最后由 HZJ 于 2022-9-1 19:12 编辑
cx841119 发表于 2022-9-1 17:29
相当于UCLK大致等于之前的FCLK了,能这么理解吗


不是,uclk本来就是imc的频率。1:1,1:2说的就是这个,就是牙膏的gear1,gear2。fclk是没有几比几的说法,你能上的去咋设置都行,可以比内存频率高,也可以比内存频率低。
发表于 2022-9-1 19:11 | 显示全部楼层
6000左右的内存延迟能跑到多少呢?
发表于 2022-9-1 19:14 | 显示全部楼层
lh4357 发表于 2022-9-1 17:24
那么现在的悬念就只有ZEN4的IMC在1:1模式下能跑多少了。

1:2也可以试试冲高频
发表于 2022-9-1 19:25 | 显示全部楼层
本帖最后由 HZJ 于 2022-9-1 19:27 编辑

好像还是有人搞混那3个CLK?延迟增加主要是uclk和mclk=1:2导致的 52.4ns → 61.2ns,但此时FCLK/MCLK仍然是1:1同步。再特意降低FCLK延迟也不过是多了1ns,属于误差。

屏幕截图 2022-09-01 090143.png

不过单CCD的U,fclk只要比mclk低一点点,就导致带宽暴降,但是双CCD和APU就没有这个问题,所以从双CCD的角度来看,uclk和mclk是否分频才是重要的,以前异步是默认分频的,以目前zen4的情况看,异步可以同频。别纠结FCLK上不上的去问题,zen4 和FCLK有关的位宽够大的话,那低一点的FCLK频率也有足够带宽不成为瓶颈。


发表于 2022-9-1 19:25 | 显示全部楼层
lh4357 发表于 2022-9-1 17:11
UCLK居然没和MCLK跑1:2?

可以1:2跑啊,可性能呢
发表于 2022-9-1 19:42 | 显示全部楼层
Mx.Affinity 发表于 2022-9-1 19:11
6000左右的内存延迟能跑到多少呢?

AMD不是自己说了吗
发表于 2022-9-1 19:57 | 显示全部楼层
结合早上的discord记录
运气好一点的人就是2000的fclk然后6000的ddr5压小餐了
倒也经济实惠 三棒的垃圾颗粒也能用
运气差一点的镁光的垃圾颗粒也能用
发表于 2022-9-1 21:40 | 显示全部楼层
FCLK = Fabric Clock,片内总线频率
UCLK = UMC Memory Controller Clock,内存控制器频率
MCLK = Memory Module Clock,内存条频率

P.S. 楼主有“GMI 带宽翻倍”的权威链接参考么?
发表于 2022-9-1 21:50 | 显示全部楼层
如果6000是顶,最新的现代D5颗粒普条就够了
小超下就行
您需要登录后才可以回帖 登录 | 加入我们

本版积分规则

Archiver|手机版|小黑屋|Chiphell ( 沪ICP备12027953号-5 )沪公网备310112100042806 上海市互联网违法与不良信息举报中心

GMT+8, 2024-11-11 13:48 , Processed in 0.012663 second(s), 5 queries , Gzip On, Redis On.

Powered by Discuz! X3.5 Licensed

© 2007-2024 Chiphell.com All rights reserved.

快速回复 返回顶部 返回列表