找回密码
 加入我们
搜索
      
查看: 8042|回复: 11

[PC硬件] AMD与JEDEC推动DDR5 MRDIMM内存标准 实现QDR传输,速率剑指17600MT/s

[复制链接]
发表于 2023-4-3 20:26 | 显示全部楼层 |阅读模式
近日在Memcom 2023活动上,AMD宣布正在与JEDEC合作,推动DDR5 MRDIMM内存标准。相比现有的DDR5 DIMM,带宽将会有较大的跃升,目标速率剑指17600 MT/s。

据TomsHardware报道,MRDIMM全名为Multi-Ranked Buffered DIMMs(多级缓冲内存模组),就是将两个DDR5 DIMM组合在一起,然后提供双倍的数据传输速率。据了解,这需要一个特殊的数据缓冲区来进行组合,转换为单个QDR,比如DDR5 DIMM的速率为4800 MT/s,最后输出结果将达到9600 MT/s。

AMD_JEDEC_MRDIMM.jpg

第一代DDR5 MRDIMM的目标速率是8800 MT/s,之后会逐步提高,第二代将达到12800 MT/s,然后第三代会提升至17600 MT/s。不过在2030年之前,不太可能看到第三代DDR5 MRDIMM,这是一个长期的目标。

目前英特尔正在和SK海力士及瑞萨合作,开发类似MRDIMM的MCRDIMM,也就是Multiplexer Combined Ranks DIMMs(多路合并阵列双列直插内存模组)。据了解,AMD准备了一个类似的名称,叫做HBDIMM,不过两者存在一些差异。由于暂时缺乏公开资料,这类型的内存没办法进行直接的比较。

SK海力士表示,第一代MCRDIMM的速率超过8000 MT/s,预计与第一代MRDIMM相当。近期英特尔已经演示了在下一代Granite Rapids上与MCRDIMM搭配使用,速率为8800 MT/s,双路系统里内存带宽达到了1.5 TB/s。

DDR5 MRDIMM的路线图还很模糊,暂时还不清楚第一代产品什么时候出现。AMD下一代基于Zen 5架构的EPYC服务器处理器(代号Turin)将会在2024年发布,合理期望是支持DDR5 MRDIMM,不过官方还没有确认。

https://www.expreview.com/87662.html

评分

参与人数 1邪恶指数 +20 收起 理由
灯下狐 + 20

查看全部评分

发表于 2023-4-3 22:06 | 显示全部楼层
这tm,起飞了。我现在也是三代内存,但是连人家这个三代内存的1/10都不到
技术引领数据,真·飞升了
发表于 2023-4-3 22:30 | 显示全部楼层
哈?这种搞法不就跟lpddr4x,5x一样吗?还嫌延迟不够大呢
发表于 2023-4-3 22:58 | 显示全部楼层
感觉不是很适合打游戏呢?以后会出两种分支的技术产品么
发表于 2023-4-4 00:01 | 显示全部楼层
赫敏 发表于 2023-4-3 22:30
哈?这种搞法不就跟lpddr4x,5x一样吗?还嫌延迟不够大呢

不是还有3d缓存么,这样对内存的延迟就没那么敏感了吧,有带宽就行
发表于 2023-4-4 00:19 | 显示全部楼层
cannotdo 发表于 2023-4-3 11:01
不是还有3d缓存么,这样对内存的延迟就没那么敏感了吧,有带宽就行

缓存是缓解矛盾不是转移矛盾。有些时候本身延迟就是瓶颈,带宽没有收益。这样搞一下就是负收益

笔记本上lpddr4x和普通ddr4相比,纸面上带宽高很多但谁都不敢保证稳赢普通ddr4
发表于 2023-4-4 09:19 | 显示全部楼层
赫敏 发表于 2023-4-4 00:19
缓存是缓解矛盾不是转移矛盾。有些时候本身延迟就是瓶颈,带宽没有收益。这样搞一下就是负收益

笔记本上 ...

延迟是矛盾,带宽就不是么?都是啊,现在有个东西能大幅缓解带宽的矛盾,又能有其他补救措施使得延迟的矛盾不至于太激化,这不是很好么。况且也没说以后不能用普通DDR5,如果对延迟的敏感性远大于带宽,那原有的东西还在,多一个解决方案总不是什么坏事吧。
发表于 2023-4-4 09:29 | 显示全部楼层
musou 发表于 2023-4-3 22:06
这tm,起飞了。我现在也是三代内存,但是连人家这个三代内存的1/10都不到
技术引领数据,真·飞升了 ...

同DDR3坚守者。现在换机,不到十年又被技术进步甩没影了。
发表于 2023-4-7 21:34 | 显示全部楼层
赫敏 发表于 2023-4-3 22:30
哈?这种搞法不就跟lpddr4x,5x一样吗?还嫌延迟不够大呢

是不是技术压力导致DDR6推不动了,只好开始琢磨堆叠DDR5这种事情了?
发表于 2023-4-8 22:24 来自手机 | 显示全部楼层
声色茶马 发表于 2023-4-7 21:34
是不是技术压力导致DDR6推不动了,只好开始琢磨堆叠DDR5这种事情了?

不能说是技术压力,应该说内存发展的速度天然落后于芯片,从DDR 400到DDR5 6400单通道带宽仅仅翻了十多倍,而核心数翻了上百倍,单核性能可能同样也是数十倍的提升,内存带宽增长速度远跟不上计算能力的增长,内存通道的增长就成了必然,而内存通道越多占地越大,所以也只能堆叠了,要求更高的场景更是只能上HBM,缓存的设计和依赖也是日益剧增,核心还是内存跟不上节奏,这个也不是一天两天的事情了。
发表于 2023-4-17 13:12 | 显示全部楼层
darkness66201 发表于 2023-4-8 22:24
不能说是技术压力,应该说内存发展的速度天然落后于芯片,从DDR 400到DDR5 6400单通道带宽仅仅翻了十多倍 ...

周边设备太吃带宽了,nvme,200g网卡
发表于 2023-4-18 14:31 | 显示全部楼层
"这需要一个特殊的数据缓冲区来进行组合"这延迟上去了?
您需要登录后才可以回帖 登录 | 加入我们

本版积分规则

Archiver|手机版|小黑屋|Chiphell ( 沪ICP备12027953号-5 )沪公网备310112100042806 上海市互联网违法与不良信息举报中心

GMT+8, 2025-2-3 10:02 , Processed in 0.012307 second(s), 9 queries , Gzip On, Redis On.

Powered by Discuz! X3.5 Licensed

© 2007-2024 Chiphell.com All rights reserved.

快速回复 返回顶部 返回列表