赫敏 发表于 2025-2-20 12:04

骑士王的殇夜 发表于 2025-2-19 22:58
npu是25年的潮流,不得不品尝

npu跑不了大模型,属于押错了宝还没流行就成了弃儿

af_x_if 发表于 2025-2-20 12:44

赫敏 发表于 2025-2-20 11:58
要是缓存都分离了还能叫x3d吗?只能叫L4了

就是在本来就有L4的情况下,通过X3D扩容呀。

8xwob3ko 发表于 2025-2-20 12:51

af_x_if 发表于 2025-2-20 08:03
因为是双ccd

桌面端双CCD把fclk拉满也跑不到这个数的

赫敏 发表于 2025-2-21 08:26

gartour 发表于 2025-2-19 22:51
前几天爆料的zen6模型增加了一个玻璃中间层,大概也跟这个有关。在这个中介层上做更大规模的并行连接。 ...

rdl=玻璃?好像没说什么材料啊

gartour 发表于 2025-2-21 10:46

赫敏 发表于 2025-2-21 08:26
rdl=玻璃?好像没说什么材料啊

只是根据图片上的样子推测,当然那个也只是个建模图,也许并不靠谱。

skyfish 发表于 2025-2-28 13:52

gartour 发表于 2025-2-20 11:44
strix halo待机功耗最主要原因是因为他去掉了总线收发器那一套东西,ccd间改用了直接并行连接。

rdl是为 ...

先进封装可以做到原先走基板必须serdes串并互转,现在走单端并行,带宽上去了功耗也下来了

skyfish 发表于 2025-2-28 13:54

sinopart 发表于 2025-2-20 07:33
我为什么这么关注这个新IF,原因就在此,AMD在发布会后的采访专门指出了这一点。其实我还想知道的是去掉 ...

die2die不扩宽,8core以内的应用都会卡IFOP带宽吧,256bit发挥不出来

liwenchao 发表于 2025-2-28 14:02

amenamen 发表于 2025-2-20 11:19
看笔吧还是极客湾的评测,延迟好一些,以前跨簇动不动110,120毫秒吓死个人
现在的版本能稳100以内,好歹 ...

应该是ns吧?100毫秒就是0.1秒啊。

金猪升级包 发表于 2025-2-28 14:08

你就把他当16核的Thread Ripper就行了啊,四通道Lp5x-8000理论上能跑256G呢,只能跑120GB/s卡读取速度了,跟7955WX一个毛病https://www.chiphell.com/thread-2667306-1-1.html
页: 1 [2]
查看完整版本: Strix Halo上的新IF总线,有这方面的详细测评吗