找回密码
 加入我们
搜索
      
查看: 7438|回复: 4

[通讯科技] 台积电介绍其CFET晶体管技术 已进入实验室,距离量产仍很遥远

[复制链接]
发表于 2023-5-26 21:01 | 显示全部楼层 |阅读模式


近日英特尔在比利时安特卫普举行的ITF World 2023上,概述了几个关键领域的最新发展,其中之一便是英特尔未来将采用的堆叠式CFET晶体管架构。作为现阶段半导体制造技术的龙头,台积电(TSMC)也在2023欧洲技术研讨会活动中,介绍了其未来的GAAFET及CFET晶体管技术。

据AnanadTech报道,台积电透露其CFET晶体管已经进入到实验室,正在进行性能、效率和密度的测试,与GAAFET相比,这几方面都会更有优势。不过CFET需要一些额外的制造步骤,才能使芯片按预期工作。CFET晶体管将n和p两种MOS器件相互堆叠在一起,需要使用高精度和高功率的High-NA EUV光刻机来制造。

TSMC_CFET.jpg

台积电正在研究各种晶体管设计类型,这些研究项目需要很长时间,而CFET技术可能是未来最有可能的候选之一,不过现阶段不能说已经超越Nanosheet,而且CFET晶体管需要将新材料整合到制造过程中,从而导致对应的制程节点需要更大的投资。唯一肯定的是,台积电在2nm工艺起会引入GAAFET晶体管技术。

台积电使用FinFET晶体管已经有十年了,期间经历了五代工艺,正常来说GAAFET晶体管应该也会使用几代产品,至于CFET晶体管距离大规模量产仍然很遥远。

新闻来源:https://www.expreview.com/88532.html
发表于 2023-5-27 08:54 | 显示全部楼层
半导体的未来还是看C二极管吧
发表于 2023-5-27 11:39 | 显示全部楼层
这都是未来的晶体管制造技术; 难道要在1纳米工艺才会采用吗?  成本又如何呢?
发表于 2023-5-27 14:40 | 显示全部楼层
应该改名叫洋积电了吧
发表于 2023-5-27 16:36 | 显示全部楼层
fairness 发表于 2023-5-26 22:39
这都是未来的晶体管制造技术; 难道要在1纳米工艺才会采用吗?  成本又如何呢? ...

物理尺寸反正离1nm都差得远,但名字都已经叫上0.1nm了。所以就看谁敢吹了
您需要登录后才可以回帖 登录 | 加入我们

本版积分规则

Archiver|手机版|小黑屋|Chiphell ( 沪ICP备12027953号-5 )沪公网备310112100042806 上海市互联网违法与不良信息举报中心

GMT+8, 2024-11-16 13:44 , Processed in 0.009274 second(s), 6 queries , Gzip On, Redis On.

Powered by Discuz! X3.5 Licensed

© 2007-2024 Chiphell.com All rights reserved.

快速回复 返回顶部 返回列表