找回密码
 加入我们
搜索
      
查看: 4509|回复: 4

[PC硬件] 下一代CFET晶体管密度翻倍 英特尔、台积电和三星展示各自方案

[复制链接]
发表于 2023-12-19 20:56 | 显示全部楼层 |阅读模式
在上周的IEEE IEDM会议上,英特尔、台积电(TSMC)和三星展示了各自的CFET晶体管方案。堆叠式CFET架构晶体管是将n和p两种MOS器件相互堆叠在一起,未来将取代GAA(Gate-All-Round),成为新一代晶体管设计,以实现密度翻倍。

英特尔是首个展示CFET方案的晶圆代工厂,早在2020年就公开了首个早期版本。这次英特尔介绍了CFET制造的最简单电路之一,即反相器的几项改进。CMOS反相器将相同的输入电压发送到堆栈中两个设备的栅,并产生一个逻辑上与输入相反的输出,而且反相器在一个鳍上完成。英特尔同时还将晶体管使用的纳米片数量从2个增加到3个,垂直间隙也从50nm减小到30nm。

IEEE_IEDM_2023_CFET.jpg

目前5nm制程节点的栅极间距为50nm,不过这是使用单侧互连的简单FinFET。三星展示的CFET方案里,栅极间距为45/48nm,比起英特尔的60nm要更小。尽管三星的CFET原型里45nm栅极间距版本性能有所下降,但研究人员认为通过对制造过程的优化可以解决这个问题。三星成功之处是能够电气隔离堆叠的n和p两种MOS器件的源和漏,关键步骤是使用一种涉及湿化学品的新型干刻蚀来替代湿法刻蚀。另外与英特尔单个晶体管使用3个纳米片不同,三星是成对晶体管使用单个纳米片。

台积电与三星一样,设法将栅极间距控制在48nm,其CFET方案的特点包括一种在顶部和底部晶体管之间形成介电层的新方法,以保持间距。纳米片通常由硅和硅锗的交替层形成,台积电尝试使用硅锗专用刻蚀方法,在释放硅纳米线之前于两个晶体管之间构建隔离层。

据了解,CFET技术转化为商业大规模使用大概还需要7到10年的时间,在此之前仍然有许多前期准备工作要完成。

https://www.expreview.com/91486.html
发表于 2023-12-20 09:04 | 显示全部楼层
所以制程现在有没有计算方法,从50nm栅极间距算出来5nm
发表于 2023-12-20 11:47 | 显示全部楼层
far_seer 发表于 2023-12-19 20:04
所以制程现在有没有计算方法,从50nm栅极间距算出来5nm

有啊,看三个东西。密度,门电路延迟(频率),动态和静态功耗
发表于 2023-12-20 13:53 | 显示全部楼层
CFET技术转化为商业大规模使用大概还需要7到10年的时间

还要等这么久哇……
发表于 2023-12-20 15:52 | 显示全部楼层
sun1a2b3c4d 发表于 2023-12-20 13:53
还要等这么久哇……

这是取代gaa的,gaa还没普及呢
您需要登录后才可以回帖 登录 | 加入我们

本版积分规则

Archiver|手机版|小黑屋|Chiphell ( 沪ICP备12027953号-5 )沪公网备310112100042806 上海市互联网违法与不良信息举报中心

GMT+8, 2024-12-29 09:22 , Processed in 0.010695 second(s), 7 queries , Gzip On, Redis On.

Powered by Discuz! X3.5 Licensed

© 2007-2024 Chiphell.com All rights reserved.

快速回复 返回顶部 返回列表