找回密码
 加入我们
搜索
      
查看: 5839|回复: 14

[通讯科技] Zen 6有三种CCD配置 最多单个32核,Zen 5c单CCX包含16核

[复制链接]
发表于 2024-5-20 23:19 | 显示全部楼层 |阅读模式


此前曾有消息说Zen 6架构将有三种不同版本的CCD,包括Standard、Dense Classic和Client Dense,并采用更高带宽的2.5D互连技术,但这是2025年末到2026年要推出的东西,信息还是不算很多的,现在有人公布了AMD下一代Zen 5以及接下来的Zen 6架构处理器的核心配置。

Zen_AM5_T1.jpg

@InsLatX64公布了新的EPYC处理器的核心配置,包括具体的CCD信息,而AMD Zen架构的CCD在服务器和消费级其实是通用的,所以我们也可以从这里了解未来的锐龙处理器的核心配置,而@Kepler_L2在下面回复补充了关于Zen 6 CCD更具体的核心配置。

Zen6.jpg

先来看看比较近的Zen 5架构,它大概率会在下个月的台北电脑展上亮相,并在今年第三季度正式上市。AMD Zen 5和Zen 5c的CCD会比现在的Zen 4更小,这使CPU在现有的空间上能放下更多的CCD,现在的EPYC 9004系列处理器最多能放下12个Zen 4 CCD或8个Zen 4c CCD,到了EPYC 9005系列上能放下16个Zen 5 CCD或12个Zen 5c CCD,最大核心数量从96核与128核暴增至128核与192核,此外Zen 5c的单个CCX从8核增加到16核,一个CCD内只有一个CCX,降低了通信延迟。

至于Zen 6架构,它包含三种CCD,分别是8核、16核与32核,当中8核就是最常见的Zen 6 CCD,而16核与32核目前还不太确定是不是Zen 6c,已知Zen 6单个CCX能到32核,1个CCD内只有1个CCX,一个EPYC上面能整合8个CCD,单个处理器能到256核。

如果AMD把这个32核的CCD用到锐龙处理器上的话,单个锐龙处理器就能到64核,不过这种32核的CCD是Zen 6c的可能性极大,频率估计偏低,AMD直接在锐龙处理器上塞两个这样的CCD可能性不大,但8+32的组合完全是可行的。

新闻来源:https://www.expreview.com/93871.html
发表于 2024-5-21 00:18 | 显示全部楼层
只有一个ccd的7800X3D用户表示这U准备再战5年
发表于 2024-5-21 03:40 | 显示全部楼层
看完我不想更新zen5了
发表于 2024-5-21 09:38 | 显示全部楼层
单核提升20%,也不想升级吗
发表于 2024-5-21 10:07 | 显示全部楼层
单ccx16核,不要iodie直接整合北桥,一个编解码好的集成gpu,就够了

说白点就是现在的APU加到16c,去掉一半gpu规模,升级vcn,不要阉割缓存和pcie版本/通道
发表于 2024-5-21 10:42 | 显示全部楼层
提示: 作者被禁止或删除 内容自动屏蔽
发表于 2024-5-21 15:11 | 显示全部楼层
7840在手,感觉再战个5年。
发表于 2024-5-21 16:57 | 显示全部楼层
3800X用户觉得还可以坚持几年
发表于 2024-5-21 18:50 | 显示全部楼层
按照AMD的抠门劲,桌面给个8C足够了,16C专门供应高利润的服务器,省了PCB面积可以堆个16*12的规格,岂不美哉
发表于 2024-5-21 19:52 | 显示全部楼层
ccd更小不会积热更严重吗
发表于 2024-5-21 22:05 | 显示全部楼层
5950X在手 请问能再战几年???
发表于 2024-5-21 22:33 | 显示全部楼层
aibo 发表于 2024-5-21 10:07
单ccx16核,不要iodie直接整合北桥,一个编解码好的集成gpu,就够了

说白点就是现在的APU加到16c,去掉一 ...

这EPYC产品线不就完蛋了么
发表于 2024-5-21 23:45 | 显示全部楼层
af_x_if 发表于 2024-5-21 22:33
这EPYC产品线不就完蛋了么

其实就是 要一个不是那么强力显卡的apu,但是其他部分不能省。

本来牙膏的配置方向是对的,但是大小核膈应了
发表于 2024-5-22 14:52 | 显示全部楼层
aibo 发表于 2024-5-21 10:07
单ccx16核,不要iodie直接整合北桥,一个编解码好的集成gpu,就够了

说白点就是现在的APU加到16c,去掉一 ...

你仔细看 单CCD还是8核,一个CCX是1个CCD,是ZEN5总共16个CCX连在IODIE上
ZEN5C增加到单CCD16核,一个CCX是1个CCD,总共12个CCX连在IODIE上

我的理解是这样,对比下

ZEN4单CCD最多8核,一个CCX是1个CCD,总共12个CCX连在IODIE上
ZEN4C单CCD12核,一个CCX是2个CCD,总共8个CCX连在IODIE上


其实我的问题是怎么做到一个CCD 16核的 延迟爆炸?
发表于 2024-5-22 15:42 | 显示全部楼层
打算明年等zen5稳定就入手用到2030年了
您需要登录后才可以回帖 登录 | 加入我们

本版积分规则

Archiver|手机版|小黑屋|Chiphell ( 沪ICP备12027953号-5 )沪公网备310112100042806 上海市互联网违法与不良信息举报中心

GMT+8, 2024-12-28 02:08 , Processed in 0.013030 second(s), 6 queries , Gzip On, Redis On.

Powered by Discuz! X3.5 Licensed

© 2007-2024 Chiphell.com All rights reserved.

快速回复 返回顶部 返回列表